<div dir="ltr"><div><div style="text-align:center"><div><font color="#0b5394"><img src="cid:ii_m73qp5hx1" alt="Left-aligned blue cuee logo.png" width="191" height="87" class="gmail-CToWUd" style="margin-right: 0px;"><br></font></div><blockquote type="cite" style="text-align:start"><div dir="ltr"><div dir="ltr"><div style="text-align:center"><font color="#0b5394" size="4"><b></b></font></div><div style="text-align:center"><font color="#0b5394" size="4"><b>Please join us for EE x CISL Seminar on 4/18!</b></font></div></div></div></blockquote></div><font color="#0b5394"><b>When: </b>4/18 Friday, 2-3pm<br><b>Where: </b>EE Conference Room, Mudd 13th FLR<br><b>Who: </b> Ajay Balankutty (Principal Engineer, Intel)<br><b>Title:</b> Architecting High-Speed SerDes Transceivers in Advanced CMOS Technologies</font></div><font color="#0b5394"><b>Host: </b>Peter R. Kinget<br><br><b>Abstract: </b>CMOS technology in the angstrom (Å) era of semiconductors continues to provide scaling benefits to digital systems (like CPUs and GPUs) and Analog/Mixed-signal IPs (like PLLs, data converters, wireline and wireless transceivers) by realizing more capable and power efficient designs. As always, a deep understanding of semiconductor and interconnect physics enables circuit designers to differentiate and exploit technology scaling fully. I will give an overview of an advanced CMOS process technology with nanoribbon (RibbonFET) with back-side power delivery, and some of the fundamental physics that that can influence circuit and architecture choices. We will then go over in detail SerDes transceiver trends, architecture advances and circuits evolution paired with CMOS scaling, with specific examples from our recent work in 100Gb/s and 200Gb/s links.<br><br><b>Bio: </b>Ajay Balankutty received his M.S. and Ph.D. from Columbia University in Electrical Engineering in 2010. He is currently a Principal Engineer, technical lead and manages SerDes development at Intel, where his group in develops the first Serial I/O transceivers in Intel’s latest process technology nodes that serves as a reference design for all foundry customers. His pathfinding team also develops the IP architecture and circuits for next generation Ethernet, OIF and PCIe standards. Since 2010, Ajay and his team developed 28Gb/s, 56Gb/s, 112Gb/s and 224Gb/s SerDes transceivers. In addition to SerDes design, he and his team performs system technology co-optimization (STCO) to ensure that CMOS scaling continues to provide benefits for analog/mixed-signal circuits and systems. Ajay has published over 25 papers in peer-reviewed conferences and journals and is a member of the Technical Program Committee of CICC.</font></div>